Topologie | Sonstige Topologie |
IC-Revision | E4 |
This verified reference design provides an overview on how to implement a three-level three-phase SiC based DC:AC grid-tie inverter stage.Higher switching frequency of 50KHz reduces the size of magnetics for the filter design and enables higher power density. The use of SiC MOSFETs with switching loss ensures higher DC bus voltages of up to 1000V and lower switching losses with a peak efficiency of 99 percent. This design is configurable to work as a two-level or three-level inverter.The system is controlled by a single C2000 microcontroller (MCU), TMS320F28379D, which generates PWM waveforms for all power electronic switching devices under all operating modes.
Artikel Nr. | Datenblatt | Simulation | |
---|---|---|---|
![]() | 150060GS75000 | SPEC | |
![]() | 150060RS75000 | SPEC | |
![]() | 885012206095 | SPEC | |
![]() | 61300411021 | SPEC Anstehende PCNAufgrund einer anstehenden PCN wird sich in Kürze das Datenblatt des ausgewählten Produktes ändern. Anbei finden Sie das neue Datenblatt, sowie das noch gültige Datenblatt. Bei weiteren Fragen wenden Sie sich bitte an Ihren Vertriebsmitarbeiter. | – |
![]() | 61301621021 | SPEC Anstehende PCNAufgrund einer anstehenden PCN wird sich in Kürze das Datenblatt des ausgewählten Produktes ändern. Anbei finden Sie das neue Datenblatt, sowie das noch gültige Datenblatt. Bei weiteren Fragen wenden Sie sich bitte an Ihren Vertriebsmitarbeiter. | – |
Muster |
---|
Artikel Nr. | Datenblatt | Simulation | Downloads | Status | Produktserie | λDom typ. (nm) | Farbe | λPeak typ. (nm) | IV typ. (mcd) | VF typ. (V) | Chiptechnologie | 2θ50% typ. (°) | C | Tol. C | VR (V (DC)) | Bauform | Betriebstemperatur | DF (%) | RISO | Keramiktyp | L (mm) | W (mm) | Fl (mm) | Pins (pcs) | Reihen | H (mm) | Gender | Typ | IR (A) | Verpackung | Muster |
---|