| Topologie | Abwärtswandler |
| Eingangsspannung | 1.8 V |
| Ausgang 1 | 0.85 V / 0.35 A |
The ARD_X_AUP_A1 is a scalable power supply designed to provide power to Xilinx Artix UltraScale+ Cost-optimized FPGA devices using minimum number of power rails. The designs are scalable to support the cost- and power-optimized FPGA devices including AU10P, AU15P, AU20P, and AU25P.
Artikel Nr. | Datenblatt | Simulation | Downloads | Status | Produktserie | C | Tol. C | VR(V (DC)) | Bauform | Betriebstemperatur | DF(%) | RISO | Keramiktyp | L(mm) | B(mm) | H(mm) | Fl(mm) | Verpackung | Muster |
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| WCAP-CSGP MLCCs 25 V(DC), 10 µF, ±20% | Status Aktivi| Produktion ist aktiv. Erwartete Lebenszeit: >10 Jahre. | ProduktserieWCAP-CSGP MLCCs 25 V(DC) | Kapazität10 µF | Kapazität±20% | Nennspannung25 V (DC) | Bauform1206 | Betriebstemperatur -55 °C up to +85 °C | Verlustfaktor10 % | Isolationswiderstand0.01 GΩ | KeramiktypX5R Klasse II | Länge3.2 mm | Breite1.6 mm | Höhe1.6 mm | Pad Dimension0.6 mm | Verpackung7" Tape & Reel |